Offres d'emploi

Stage
5 Rue Bellini, 92800 Puteaux
Posted 4 months ago

À propos de P4S

P4S est une jeune start-up et a pour ambition de développer une nouvelle génération d’équipements de communication et de « end-system » grâce à des IP, blocs fonctionnels configurables et paramétrables écrits en VHDL.

Cette innovation de rupture permet de simplifier le développement des systèmes
temps réels et d’offrir une structure d’accueil haute performance, déterministe,
démontrable et facile à mettre en œuvre pour toutes les applications nécessitant
sécurité informatique et/ou sureté de fonctionnement.

Localisation des stages

P4S installée dans le Cyber Booster du Campus Cyber situé à la Défense au 5 Rue Bellini, 92800 Puteaux (RER A – La Défense / Ligne 1 – Esplanade de la Défense). Les stages proposés s’y dérouleront au sein de son équipe de recherche et développement

Votre mission :

Le but est d’étudier et de développer une IP 100Gbps Ethernet compatible de la technologie P4S.

Vos objectifs lors de ce stage se décompose selon les points suivants :

  • Etude des protocoles Ethernet fibre 100 Gbps.
  • Démonstrateur en utilisant des IP fourni par INTEL.
  • Validation du démonstrateur.Réécriture des IP INTEL en VHDL.
  • Vérification des modules VHDL.Validation sur carte.
  • Comparer les performances des deux versions.
  • Trouver les limites de fonctionnement de la solution (200Gbps, 400Gbps ?)
  • Rédaction des documents associés.

Pour aller plus loin, vous travaillerez en équipe avec le stagiaire intervenant sur le PCIe afin de mettre en œuvre une chaine d’émission/réception entre une application fonctionnant sur l’ordinateur et le port 100Gbps Ethernet via le PCIe.

Nous vous accompagnerons tout le long de votre stage et chacune des étapes réalisées sera validé par l’ensemble de l’équipe P4S.

Job Features

ContratConvention de stage
LieuLa défense

Le but est d’étudier et de développer une IP 100Gbps Ethernet compatible de la technologie P4S.

Stage
5 Rue Bellini, 92800 Puteaux
Posted 4 months ago

À propos de P4S

P4S est une jeune start-up et a pour ambition de développer une nouvelle génération d’équipements de communication et de « end-system » grâce à des IP, blocs fonctionnels configurables et paramétrables écrits en VHDL.

Cette innovation de rupture permet de simplifier le développement des systèmes
temps réels et d’offrir une structure d’accueil haute performance, déterministe,
démontrable et facile à mettre en œuvre pour toutes les applications nécessitant
sécurité informatique et/ou sureté de fonctionnement.

Localisation des stages

P4S installée dans le Cyber Booster du Campus Cyber situé à la Défense au 5 Rue Bellini, 92800 Puteaux (RER A – La Défense / Ligne 1 – Esplanade de la Défense). Les stages proposés s’y dérouleront au sein de son équipe de recherche et développement

Votre mission :

En tant que Stagiaire ingénieur(e) électronique VHDL, vous jouerez un rôle essentiel au sein de notre équipe en contribuant au développement de notre start-up.
Votre mission sera la conception d’une fonctionnalité complexe sur une cible FPGA en langage VHDL : un contrôleur PCIe.

Vos objectifs lors de ce stage se décompose selon les points suivants :

  • Etudier le fonctionnement du PCIe
  • Concevoir avec les IP fournis par INTEL un design de test PCIe
  • Réaliser des tests de validation du design
  • Concevoir en VHDL, une fonction pour remplacer les IP INTEL
  • Vérifier le bon fonctionnement de la nouvelle fonction VHDL
  • Rédaction de l’ensemble des documents associés

Pour aller plus loin, vous travaillerez en équipe avec le stagiaire intervenant sur le 100Gbps Ethernet afin de mettre en œuvre une chaine d’émission/réception entre une application fonctionnant sur l’ordinateur et le port 100Gbps Ethernet via le PCIe.

Nous vous accompagnerons tout le long de votre stage et chacune des étapes réalisées sera validé par l’ensemble de l’équipe P4S.

Job Features

ContratConvention de stage
LieuLa défense

En tant que Stagiaire ingénieur(e) électronique VHDL, vous jouerez un rôle essentiel au sein de notre équipe en contribuant au développement de notre start-up. Votre mission sera la conception d...

Stage
5 Rue Bellini, 92800 Puteaux
Posted 4 months ago

À propos de P4S

P4S est une jeune start-up et a pour ambition de développer une nouvelle génération d’équipements de communication et de « end-system » grâce à des IP, blocs fonctionnels configurables et paramétrables écrits en VHDL.

Cette innovation de rupture permet de simplifier le développement des systèmes
temps réels et d’offrir une structure d’accueil haute performance, déterministe,
démontrable et facile à mettre en œuvre pour toutes les applications nécessitant
sécurité informatique et/ou sureté de fonctionnement.

Localisation des stages

P4S installée dans le Cyber Booster du Campus Cyber situé à la Défense au 5 Rue Bellini, 92800 Puteaux (RER A – La Défense / Ligne 1 – Esplanade de la Défense). Les stages proposés s’y dérouleront au sein de son équipe de recherche et développement

Votre mission :

Le but est la mise en œuvre de plusieurs contrôleurs d’interfaces en VHDL.

Vous serrez en charge de l’étude et du développement des contrôleurs suivants :

  • Contrôleur I²C
  • Etude de l’I²C
  • Ecriture en VHDL d’un contrôleur I²CEcriture d’un testbench associé
  • Vérification du bon fonctionnement du contrôleur
  • Contrôleur QuadSPI
  • Etude du protocole QuadSPI
  • Ecriture en VHDL d’un contrôleur QuadSPI (basé sur le contrôleur SPI déjà développé par P4S).Ecriture d’un testbench associé au contrôleur QuadSPI.
  • Vérification du bon fonctionnement du contrôleur QuadSPI.
  • Interface DDR4 / DDR5 (à partir des IP Intel).
  • Lecture du contrôleur DDR fourni par Intel vers une fifo.
  • Ecriture depuis une fifo vers le contrôleur DDR fourni par Intel.

Si le temps le permet :

  • Interface Ethernet 100 G (à partir des IP Intel).
  • Lecture du contrôleur Ethernet 100G fourni par Intel vers une fifo.
  • Ecriture depuis une fifo vers le contrôleur Ethernet 100 G fourni par Intel.

Nous vous accompagnerons tout le long de votre stage et chacune des étapes réalisées sera validé par l’ensemble de l’équipe P4S.

Job Features

ContratConvention de stage
LieuLa défense

Vous serrez en charge de l’étude et du développement des contrôleurs suivants : Contrôleur I²C, Contrôleur QuadSPI, Interface DDR4 / DDR5 (à partir des IP Intel).

Stage
5 Rue Bellini, 92800 Puteaux
Posted 4 months ago

À propos de P4S

P4S est une jeune start-up et a pour ambition de développer une nouvelle génération d’équipements de communication et de « end-system » grâce à des IP, blocs fonctionnels configurables et paramétrables écrits en VHDL.

Cette innovation de rupture permet de simplifier le développement des systèmes
temps réels et d’offrir une structure d’accueil haute performance, déterministe,
démontrable et facile à mettre en œuvre pour toutes les applications nécessitant
sécurité informatique et/ou sureté de fonctionnement.

Localisation des stages

P4S installée dans le Cyber Booster du Campus Cyber situé à la Défense au 5 Rue Bellini, 92800 Puteaux (RER A – La Défense / Ligne 1 – Esplanade de la Défense). Les stages proposés s’y dérouleront au sein de son équipe de recherche et développement

Votre mission :

Le but est la mise en œuvre d’un Hard CPU embarqué dans un FPGA.

Vous serrez en charge de l’étude et du démarrage de CPU Cortex A9 présent dans le FPGA (Hard CPU).

  • Etude du processeur Cortex A9
  • Design de test contenant le Cortex A9
  • Reprendre le software du sujet n°1 afin de le compiler pour le Cortex A9.
  • Vérifier sur carte le bon fonctionnement du processeur sur la carte
  • Intégrer le design dans l’environnement P4S
  • Vérifier sur carte avec les IP P4S le bon fonctionnement de processeur
  • Rédaction des documents associés.

Si le temps le permet, en collaboration avec l’élève chargé du sujet n°1 :

  • Comparer les solutions

Nous vous accompagnerons tout le long de votre stage et chacune des étapes réalisées sera validé par l’ensemble de l’équipe P4S.

Job Features

ContratConvention de stage
LieuLa défense

Vous serrez en charge de l’étude et du démarrage de CPU Cortex A9 présent dans le FPGA (Hard CPU).

Stage
5 Rue Bellini, 92800 Puteaux
Posted 4 months ago

À propos de P4S

P4S est une jeune start-up et a pour ambition de développer une nouvelle génération d’équipements de communication et de « end-system » grâce à des IP, blocs fonctionnels configurables et paramétrables écrits en VHDL.

Cette innovation de rupture permet de simplifier le développement des systèmes
temps réels et d’offrir une structure d’accueil haute performance, déterministe,
démontrable et facile à mettre en œuvre pour toutes les applications nécessitant
sécurité informatique et/ou sureté de fonctionnement.

Localisation des stages

P4S installée dans le Cyber Booster du Campus Cyber situé à la Défense au 5 Rue Bellini, 92800 Puteaux (RER A – La Défense / Ligne 1 – Esplanade de la Défense). Les stages proposés s’y dérouleront au sein de son équipe de recherche et développement

Votre mission :

Le but est la mise en œuvre d’un processeur embarqué dans un FPGA et le test du processeur.

Vous serrez en charge de l’étude et du développement d’un RISC V sur cible FPGA, ainsi que le développement d’un petit software embarqué.

  • Etude de la spécification RISC V
  • Faire un design VHDL embarquant un RISC V
  • Ecriture d’un software de test
  • Vérifier sur carte le bon fonctionnement du processeur et du software de test
  • Ecriture d’un software « moniteur »Vérifier le bon fonctionnement du software « moniteur » + le software de test dans l’environnement P4S.
  • Rédaction des documents associés.

Si le temps le permet, en collaboration avec l’élève chargé du sujet n°2 :

  • Comparer les solutions

Nous vous accompagnerons tout le long de votre stage et chacune des étapes réalisées sera validé par l’ensemble de l’équipe P4S.

Job Features

ContratConvention de stage
LieuLa défense

Vous serrez en charge de l’étude et du développement d’un RISC V sur cible FPGA, ainsi que le développement d’un petit software embarqué.

Contrat à durée indéterminée
5 Rue Bellini, 92800 Puteaux
Posted 4 months ago

Présentation de l’entreprise

P4S est une startup française créée par des enseignants chercheurs concepteurs de la technologie SOFTLESS.

Cette technologie, dans le respect de toutes les normes et protocoles, propose des outils et services de communication avec des performances et un niveau de cybersécurité très supérieurs à toutes les autres solutions, avec de plus une sobriété énergétique et environnementale remarquable.

Présentation du poste

Nous vous offrons l’opportunité de rejoindre notre équipe et de participer au développement de notre gamme de produit.

Vous serez amené(e) à intervenir sur les différentes phases du projet :

  • Participer à la spécification et à l’élaboration de modules élémentaires.
  • Réaliser le code VHDL des fonctionnalités et les tests unitaires
  • Participer à la vérification et aux tests sur carte
  • Rédiger la documentation technique associée

En tant que développeur VHDL, vous pourrez également être amené(e) à travailler avec les autres équipes (développement Software, Conception Carte,) afin de prendre des décisions communes pour le bon avancement du développement du produit.

Profil recherché

  • De formation Bac+5 en ingénieur microélectronique numérique ou équivalent
  • Vous avez une bonne connaissance du langage VHDL et avez déjà réalisé des projets dans ce langage.
  • Vous avez des connaissances en conception FPGA, ainsi qu'en simulation (ModelSim)
  • Une connaissance des outils Intel est un plus.
  • Votre niveau d'anglais vous permet de comprendre les normes IEEE ou RFC.

Si vous souhaitez rejoindre une structure à taille humaine, et participer au développement d’une entreprise française dans le domaine des réseaux et télécoms tout en travaillant dans une ambiance de travail basée sur la confiance et la convivialité, rejoignez nous !

Job Features

Job CategoryDéveloppeur
ContratCDI
TypeTemps plein
LieuLa défense

Vous serez amené(e) à intervenir sur les différentes phases du projet : Participer à la spécification et à l’élaboration de modules élémentaires. Réaliser le code VHDL des fonctionnalité...

Contrat à durée indéterminée
5 Rue Bellini, 92800 Puteaux
Posted 5 months ago

Présentation de l’entreprise

P4S est une startup française créée par des enseignants chercheurs concepteurs de la technologie SOFTLESS.

Cette technologie, dans le respect de toutes les normes et protocoles, propose des outils et services de communication avec des performances et un niveau de cybersécurité très supérieurs à toutes les autres solutions, avec de plus une sobriété énergétique et environnementale remarquable

Votre mission :

L’objectif principale pour les 6 mois à venir est le développement d’un outil de paramétrage.

Vous serrez en charge de l’étude et du développement de la partie back end de l’outil de paramétrage.

Vous interviendrez sur le développement de fonctions back end permettant de créer des tables de paramètres utilisables par l’équipe hardware (sous forme de fichier texte) et la génération de trames Ethernet de paramétrage (datagramme frame utilisable par un autre outil développer au sein de P4S) à partir d’un ensemble de fichier xml (ou format équivalent) contenant l’ensemble des règles de routage et de filtrage pour les flux gérés par l’équipement.

1) Définition des règles de routage et des règles de filtrage.

2) Définition du format des données permettant un échange entre la partie front end et la partie back end. (Les données seront une représentation des règles définies en premier lieu).

3) Ecriture de la spécification du software, passage des données d’entrées vers les données de sorties (définition de la fonction de transfert).

4) Ecriture du software défini dans la spécification.

5) Test du software.

Le langage utilisé sera Rust car certaines fonctions ont déjà été écrite dans ce langage.

Les domaines et normes utilisés seront

  • Cyber sécurité
  • Ethernet
  • Rust

Job Features

Job CategoryDéveloppeur
ContratCDI
TypeTemps plein
LieuLa défense

Vous serrez en charge de l’étude et du développement de la partie back end de l’outil de paramétrage.